AM1808EZWT3 оригинальный и новый по конкурентоспособной цене на складе поставщика микросхем
Атрибуты продукта
ТИП | ИЛЛЮСТРИРУЙТЕ | ВЫБИРАТЬ |
категория | Интегральные схемы (ИС) |
|
производитель | Инструменты Техаса |
|
ряд | Ситара™ |
|
сворачивать | поднос |
|
Статус продукта | Активный |
|
Основной процессор | ARM926EJ-С |
|
Количество ядер/ширина шины | 1 I-ядро, 32-разрядный |
|
скорость | 375 МГц |
|
Вторичный процессор/DSP | Системный контроль;CP15 |
|
Контроллер оперативной памяти | ЛПДДР、ДДР2 |
|
Графическое ускорение | нет |
|
Контроллеры дисплея и интерфейса | ЖК-дисплей |
|
Ethernet | 10/100 Мбит/с (1) |
|
ЧАСЫ | SATA 3 Гбит/с (1) |
|
USB | USB 1.1 + PHY (1), USB 2.0 + PHY (1) |
|
Напряжение – ввод/вывод | 1,8 В, 3,3 В |
|
Рабочая Температура | 0°C ~ 90°C(ТДж) |
|
Функции безопасности | - |
|
Тип установки | Тип поверхностного клея |
|
Пакет/Корпус | 361-ЛФБГА |
|
Инкапсуляция компонентов поставщика | 361-НФБГА (16x16) |
|
Дополнительный интерфейс | I²C, McASP, McBSP, SPI, MMC/SD, UART |
|
Основной номер продукта | АМ1808 |
Тип интегральной схемы
16-битный микропроцессор можно разделить на две части: одна часть — исполнительный блок (EU), который выполняет инструкции;другая часть — это блок интерфейса шины (BIU), который подключается к шине 8086 и выполняет операцию выборки инструкций из памяти.После разделения микропроцессора на EU и BIU операции выборки инструкций и выполнения инструкций могут перекрываться.Часть EU имеет файл регистров, который состоит из 8 16-битных регистров, которые можно использовать для хранения данных, индекса и указателя стека, логического устройства арифметических операций (ALU) для выполнения арифметических операций и логических операций, а также регистров флагов для хранения условия результатов этих операций.Эти блоки в исполнительном блоке передают данные через шину данных.Блок интерфейса шины также имеет файл регистров, где CS, DS, SS и ES — сегментные регистры для сегментации пространства памяти.IP — это указатель инструкции.Регистр внутренней связи также является регистром временного хранения данных.Очередь команд предназначена для хранения предварительно загруженного потока команд.Часть интерфейса шины также имеет сумматор адресов, который складывает значение регистра сегмента и значение смещения для получения 20-битного физического адреса.Данные и адреса подключаются к внешней системной шине 8086 через логику управления шиной.8086 имеет 16-битную шину данных.Когда процессор и внешнее устройство передают данные, 16-битное двоичное число передается в одном классе.8086 имеет первичную конвейерную структуру, которая может реализовать перекрытие операций внутри и снаружи кристалла.