Семейство устройств FPGA ECP5™/ECP5-5G™ оптимизировано для обеспечения высокопроизводительных функций, таких как улучшенная архитектура DSP, высокоскоростной SERDES (сериализатор/десериализатор) и высокоскоростной источник.
синхронные интерфейсы в экономичной структуре FPGA.Такое сочетание достигается за счет достижений в архитектуре устройств и использования технологии 40 нм, что делает устройства пригодными для крупномасштабных, высокоскоростных и недорогих приложений.
Семейство устройств ECP5/ECP5-5G охватывает справочную таблицу (LUT) до 84 000 логических элементов и поддерживает до 365 пользовательских вводов/выводов.Семейство устройств ECP5/ECP5-5G также предлагает до 156 умножителей 18 x 18 и широкий спектр стандартов параллельного ввода-вывода.
Структура ECP5/ECP5-5G FPGA оптимизирована для высокой производительности при низком энергопотреблении и низкой стоимости.Устройства ECP5/ECP5-5G используют технологию реконфигурируемой логики SRAM и предоставляют популярные строительные блоки, такие как логика на основе LUT, распределенная и встроенная память, системы фазовой автоподстройки частоты (PLL), системы автоподстройки задержки (DLL), предварительно сконструированные источники синхронизации. Поддержка ввода-вывода, расширенные фрагменты sysDSP и расширенная поддержка конфигурации, включая шифрование и возможности двойной загрузки.
Предварительно спроектированная логика синхронизации источника, реализованная в семействе устройств ECP5/ECP5-5G, поддерживает широкий спектр стандартов интерфейсов, включая DDR2/3, LPDDR2/3, XGMII и LVDS 7:1.
Семейство устройств ECP5/ECP5-5G также оснащено высокоскоростным SERDES со специальными функциями физического подуровня кодирования (PCS).Высокая устойчивость к джиттеру и низкий уровень джиттера при передаче позволяют сконфигурировать блоки SERDES plus PCS для поддержки множества популярных протоколов передачи данных, включая PCI Express, Ethernet (XAUI, GbE и SGMII) и CPRI.Устранение акцента при передаче с помощью пре- и пост-курсоров, а также настройки эквалайзера при приеме делают SERDES подходящим для передачи и приема по различным формам носителей.
Устройства ECP5/ECP5-5G также предоставляют гибкие, надежные и безопасные варианты конфигурации, такие как возможность двойной загрузки, шифрование битового потока и функции обновления TransFR на месте.Устройства семейства ECP5-5G внесли некоторые улучшения в SERDES по сравнению с устройствами ECP5UM.Эти усовершенствования повышают производительность SERDES до скорости передачи данных до 5 Гбит/с.
Устройства семейства ECP5-5G по выводам совместимы с устройствами ECP5UM.Это позволяет вам переносить проекты с ECP5UM на устройства ECP5-5G для повышения производительности.