order_bg

продукты

Логика и шлепанцы-SN74LVC74APWR

Краткое описание:

Устройства SNx4LVC74A объединяют два триггера D-типа, запускаемых положительным фронтом, в одном удобном
устройство.
SN54LVC74A предназначен для работы от напряжения постоянного тока от 2,7 до 3,6 В, а SN74LVC74A предназначен для
Работа от напряжения VCC от 1,65 до 3,6 В.Низкий уровень на входах предустановки (PRE) или очистки (CLR) устанавливает или сбрасывает выходы независимо от уровней других входов.Когда PRE и CLR неактивны (высокий уровень), данные на входе данных (D), соответствующие требованиям времени установки, передаются на выходы по положительному фронту тактового импульса.Запуск часов происходит по уровню напряжения и не связан напрямую со временем нарастания тактового импульса.По истечении интервала времени удержания данные на входе D могут быть изменены, не влияя на уровни на выходах.Входы/выходы данных и входы управления устойчивы к перенапряжению.Эта функция позволяет использовать эти устройства для понижающей трансляции в среде со смешанным напряжением.


Информация о продукте

Теги продукта

Атрибуты продукта

ТИП ОПИСАНИЕ
Категория Интегральные схемы (ИС)

Логика

Шлепки

Производитель Инструменты Техаса
Ряд 74ЛВК
Упаковка Лента и катушка (TR)

Разрезанная лента (CT)

Диги-Рил®

Статус продукта Активный
Функция Установить (предустановка) и сброс
Тип D-тип
Тип выхода Дополнительный
Количество элементов 2
Количество бит на элемент 1
Тактовая частота 150 МГц
Макс. задержка распространения @ V, Макс. CL 5,2 нс при 3,3 В, 50 пФ
Тип триггера Положительное преимущество
Ток — выходной высокий, низкий 24 мА, 24 мА
Напряжение питания 1,65 В ~ 3,6 В
Ток – состояние покоя (Iq) 10 мкА
Входная емкость 5 пФ
Рабочая Температура -40°C ~ 125°C (ТА)
Тип монтажа Поверхностный монтаж
Пакет устройств поставщика 14-ЦСОП
Пакет/кейс 14-TSSOP (ширина 0,173 дюйма, 4,40 мм)
Базовый номер продукта 74LVC74


Документы и СМИ

ТИП РЕСУРСА СВЯЗЬ
Таблицы данных SN54LVC74A, SN74LVC74A
Рекомендуемый продукт Аналоговые решения

Логические решения

Упаковка ПКН Часть 10.июль.2018

Катушки 19 апреля 2018 г.

HTML-таблица данных SN54LVC74A, SN74LVC74A
Модели ЭДА SN74LVC74APWR от SnapEDA

SN74LVC74APWR от Ultra Librarian

Экологические и экспортные классификации

АТРИБУТ ОПИСАНИЕ
Статус RoHS Соответствует ROHS3
Уровень чувствительности к влаге (MSL) 1 (без ограничений)
Статус REACH REACH не затронут
ECCN EAR99
ХТСУС 8542.39.0001

Триггер и защелка

Резкий поворотизащелкаЭто обычные цифровые электронные устройства с двумя стабильными состояниями, которые можно использовать для хранения информации, а один триггер или защелка может хранить 1 бит информации.

Триггер (сокращенно FF), также известный как бистабильный вентиль, также известный как бистабильный триггер, представляет собой цифровую логическую схему, которая может работать в двух состояниях.Триггеры остаются в своем состоянии до тех пор, пока не получат входной импульс, также известный как триггер.При получении входного импульса выход триггера меняет состояние в соответствии с правилами и затем остается в этом состоянии до тех пор, пока не будет получен другой триггер.

Защелка, чувствительная к уровню импульса, меняет состояние ниже уровня тактового импульса, защелка представляет собой запоминающее устройство, запускаемое по уровню, и действие сохранения данных зависит от значения уровня входного сигнала, только когда защелка находится в Включите состояние, выход будет меняться в зависимости от ввода данных.Защелка отличается от триггера, она не фиксирует данные, сигнал на выходе изменяется вместе с входным сигналом, точно так же, как сигнал, проходящий через буфер;как только сигнал-защелка действует как защелка, данные блокируются, и входной сигнал не работает.Защелку также называют прозрачной защелкой, что означает, что выходной сигнал прозрачен для входа, когда он не фиксируется.

Разница между защелкой и триггером
Защелка и триггер — это двоичные запоминающие устройства с функцией памяти, которые являются одними из основных устройств для создания различных логических схем синхронизации.Разница в том, что защелка связана со всеми входными сигналами, когда входной сигнал изменяется, защелка изменяется, тактовый терминал отсутствует;триггер управляется часами, только когда часы срабатывают для выборки текущего входного сигнала и генерации выходного сигнала.Конечно, поскольку и защелка, и триггер являются логикой синхронизации, выходной сигнал связан не только с текущим входным сигналом, но также и с предыдущим выходным сигналом.

1. защелка срабатывает по уровню, а не по синхронному управлению.DFF запускается по фронту тактовой частоты и синхронному управлению.

2. Защелка чувствительна к входному уровню и на нее влияет задержка проводки, поэтому трудно гарантировать, что на выходе не возникнут заусенцы;DFF с меньшей вероятностью образует заусенцы.

3. Если вы используете схемы затвора для создания защелки и DFF, защелка потребляет меньше ресурсов затвора, чем DFF, что является лучшим местом для защелки, чем DFF.Следовательно, интеграция использования защелки в ASIC выше, чем DFF, но в FPGA верно обратное, поскольку в FPGA нет стандартного модуля защелки, но есть модуль DFF, и для реализации LATCH требуется более одного LE.защелка срабатывает по уровню, что эквивалентно наличию разблокированного конца, а после активации (во время включения уровня) эквивалентно проводу, который изменяется в зависимости от выходного сигнала.В неактивном состоянии необходимо сохранять исходный сигнал, который можно увидеть и разницу в триггере, на самом деле, во многих случаях защелка не является заменой ff.

4, защелка станет чрезвычайно сложным статическим временным анализом.

5, в настоящее время защелка используется только в схемах очень высокого класса, таких как процессор Intel P4.FPGA имеет блок-фиксатор, блок регистров можно настроить как блок-фиксатор, в руководстве xilinx v2p он будет настроен как блок регистра/фиксации, в приложении представлена ​​структурная диаграмма полусреза xilinx.Другие модели и производители ПЛИС на проверку не пошли.--Лично я думаю, что xilinx способен напрямую сопоставлять Altera, может быть больше проблем, чтобы сделать несколько LE, однако, не устройство xilinx, каждый срез может быть настроен таким образом, единственный интерфейс DDR Altera имеет специальный блок защелки, как правило, только В конструкции защелки будет использована высокоскоростная схема.У альтеры LE нет структуры защелки, и проверяйте sp3 и sp2e, а остальные не проверяйте, в инструкции написано, что такая конфигурация поддерживается.Выражение wangdian об altera верное, ff altera не может быть настроен на блокировку, для реализации блокировки используется таблица поиска.

Общее правило проектирования: в большинстве конструкций избегайте защелок.это позволит вам спроектировать время завершения, и оно очень скрыто, неопытный не сможет его найти.защелка, самая большая опасность – не фильтровать заусенцы.Это чрезвычайно опасно для следующего уровня схемы.Поэтому, пока вы можете использовать место для триггера D, не используйте защелку.


  • Предыдущий:
  • Следующий:

  • Напишите здесь свое сообщение и отправьте его нам