order_bg

продукты

Merrillchip новый и оригинальный на складе Электронные компоненты интегральная схема IC DS90UB928QSQX/NOPB

Краткое описание:

FPDLINK — это высокоскоростная дифференциальная шина передачи, разработанная TI и в основном используемая для передачи данных изображения, таких как данные камеры и дисплея.Стандарт постоянно развивается: от исходной пары линий, передающих изображения с разрешением 720P при 60 кадрах в секунду, до нынешней способности передавать 1080P при 60 кадрах в секунду, а последующие чипы поддерживают еще более высокие разрешения изображения.Расстояние передачи также очень велико, достигая около 20 м, что делает его идеальным для автомобильного применения.


Информация о продукте

Теги продукта

Атрибуты продукта

ТИП ОПИСАНИЕ
Категория Интегральные схемы (ИС)

Интерфейс

Сериализаторы, Десериализаторы

Производитель Инструменты Техаса
Ряд Автомобильная промышленность, AEC-Q100
Упаковка Лента и катушка (TR)

Разрезанная лента (CT)

Диги-Рил®

SPQ 250 Т&Р
Статус продукта Активный
Функция Десериализатор
Скорость передачи данных 2,975 Гбит/с
Тип ввода FPD-Link III, LVDS
Тип выхода ЛВДС
Количество входов 1
Количество выходов 13
Напряжение питания 3 В ~ 3,6 В
Рабочая Температура -40°C ~ 105°C (ТА)
Тип монтажа Поверхностный монтаж
Пакет/кейс 48-WFQFN Открытая колодка
Пакет устройств поставщика 48-WQFN (7x7)
Базовый номер продукта ДС90УБ928

1.

FPDLINK — это высокоскоростная дифференциальная шина передачи, разработанная TI и в основном используемая для передачи данных изображения, таких как данные камеры и дисплея.Стандарт постоянно развивается: от исходной пары линий, передающих изображения с разрешением 720P при 60 кадрах в секунду, до нынешней способности передавать 1080P при 60 кадрах в секунду, а последующие чипы поддерживают еще более высокие разрешения изображения.Расстояние передачи также очень велико, достигая около 20 м, что делает его идеальным для автомобильного применения.

FPDLINK имеет высокоскоростной прямой канал для высокоскоростной передачи данных изображения и небольшой части управляющих данных.Также имеется относительно низкоскоростной обратный канал для передачи обратной управляющей информации.Прямая и обратная связь образуют двунаправленный канал управления, что приводит к продуманной конструкции I2C в FPDLINK, которая будет обсуждаться в этой статье.

FPDLINK используется вместе с сериализатором и десериализатором, ЦП может быть подключен либо к сериализатору, либо к десериализатору, в зависимости от приложения.Например, в приложении камеры датчик камеры подключается к сериализатору и отправляет данные десериализатору, в то время как ЦП получает данные, отправленные от десериализатора.В приложении отображения ЦП отправляет данные сериализатору, а десериализатор получает данные от сериализатора и отправляет их на ЖК-экран для отображения.

2.

Затем i2c процессора можно подключить к i2c сериализатора или десериализатора.Чип FPDLINK получает информацию I2C, отправленную ЦП, и передает информацию I2C на другой конец через FPDLINK.Как мы знаем, в протоколе i2c SDA синхронизируется через SCL.В обычных приложениях данные фиксируются по нарастающему фронту SCL, что требует, чтобы ведущее или подчиненное устройство были готовы к приему данных по заднему фронту SCL.Однако в FPDLINK, поскольку передача FPDLINK синхронизирована, нет проблем, когда ведущий отправляет данные, в лучшем случае ведомый получает данные на несколько тактов позже, чем ведущий отправляет их, но возникает проблема, когда ведомый отвечает ведущему. Например, когда ведомое устройство отвечает ведущему ACK, когда ACK передается ведущему, это уже позже, чем время, отправленное ведомым, т. е. оно уже прошло задержку FPDLINK и, возможно, пропустило нарастающее край СКЛ.

К счастью, протокол i2c учитывает эту ситуацию.Спецификация i2c определяет свойство, называемое i2c Stretch, что означает, что ведомое устройство i2c может снизить уровень вероятности нежелательной почты перед отправкой ACK, если оно не готово, поэтому мастер потерпит неудачу при попытке поднять уровень вероятности нежелательной почты, так что ведущий будет продолжать попытки поднимите SCL и подождите. Поэтому при анализе формы сигнала i2c на стороне подчиненного устройства FPDLINK мы обнаружим, что каждый раз, когда отправляется часть адреса подчиненного устройства, имеется только 8 бит, и ответ ACK будет получен позже.

Чип FPDLINK компании TI в полной мере использует эту функцию: вместо того, чтобы просто пересылать полученную форму сигнала i2c (т.е. сохраняя ту же скорость передачи данных, что и отправитель), он повторно передает полученные данные со скоростью передачи данных, установленной на чипе FPDLINK.Поэтому это важно учитывать при анализе формы сигнала i2c на ведомой стороне FPDLINK.Скорость передачи данных CPU i2c может составлять 400 Кбод, но скорость передачи данных i2c на ведомой стороне FPDLINK составляет 100 К или 1 М, в зависимости от настроек высокого и низкого уровня SCL в чипе FPDLINK.


  • Предыдущий:
  • Следующий:

  • Напишите здесь свое сообщение и отправьте его нам